# Computer Organization - Lab5

## 1. 系統架構:

以 lab4 為基礎下,新增 Forwarding Unit 和 Hazard Detection Unit,來解決 Data Hazard 的問題。並讓 Pipeline Register 多存 rs 的 address(用來判斷 Data Dependency)



## 2. 設計模組分析、設計結果:

Forwarding Unit:

Input:

Address: EX\_rs, EX\_rt, MEM\_rd, WB\_rd Control: MEM\_RegWrite, WB\_RegWrite

Output:

Control: A\_o, B\_o

概念:

 $A_o$ :

- 1. 需先判斷 MEM\_RegWrite 和 WB\_RegWrite 是否開啟,如果沒開,data 就不會被更新,故不必更換 data。
- 2. 若 EX 層的 rs\_address 和 MEM 層的 rd\_address(WB 層的 rd\_address) 相同,就把 EX 層的 rs\_data 改成 MEM 層的 ALU\_result(WB 層的 Writedata)。

3. 若 MEM 層和 WB 層都符合上述條件,選 MEM 層(data 最新)。 B\_o:把上述之rs 改成rt 即可。



## Hazard Detection Unit:

## Input:

Address: ID\_rs, ID\_rt, EX\_rt
Control: EX\_Memread, PCSrc

#### Output:

Control: IF\_ID\_write, PCWrite, IF\_ID\_flush, IF\_flush,
ID\_flush, EX\_flush

#### 概念:

當 Load 指令後面緊跟著一個指令,裡面恰好需要用到 Load 指令中的 Register。這種情況是 Forwarding Unit 無法解決的,因為 Forwarding Unit 判斷 MEM 層的時候,還未從 Memory 中讀取 data,故需要用 Hazard Detection Unit 來 Stall 一個 cycle。

1. 先判斷 EX 層的 MemRead 是否開啟,只有 lw 指令會開啟,並造成 Load-Use Data Hazard。

- 2. 判斷 ID 層的 rs 或 rt 是否跟 EX 層的 rt 一樣。
- 3. 若符合上述條件,就讓 Output 的 Control 讓 PC、 IF\_ID\_Pipeline\_Register 維持原狀,並把所有的 Control 都 關閉。



## 設計結果:

#### Test:



## 3. 遭遇困難與解決方法:

第一次寫出 Forwarding Unit 的時候,A\_O和B\_O一直維持原狀,後來重打一次之後,然後把 Pipe\_CPU 的線重新檢查一次,發現是 rs\_address 錯誤,因為一開始 ID\_EX\_pipe\_reg 就沒有存 rs\_address 的值,所以就新拉一條線儲存 rs\_address。

跑測資的時候,遇到 1w 就會直接跳過,而不是等他跑完在繼續下一個指令,後來再把 Hazard Detection Unit 裡面的線一條一條檢查,後來才看到是沒有把之後的 control 都變成 0。

## 4. 作業心得討論

在考第二次期中考的時候,就對 Hazard Detection Unit 有點陌生,不太知道他的用法。打完這次的 lab 真的很清楚 Hazard Detection Unit 和 Forwarding Unit 是怎麼合作解決 Data Dependency 造成的 Data Hazard。